Fan out er det maksimale antal indgange, der kan tilsluttes til en bestemt udgang. Hvorfor kan vi ikke forbinde flere antal indgange til dette output?
Svar
Overvej en praktisk logisk gate med output = ” 1 “. Dette kan modelleres som en spændingskilde \ $ V_ {O} \ $ i serie med en modstand (\ $ R_O \ $) (svarende til thevnin). For en ideel gate \ $ R_O \ $ vil være nul.
Når en logisk gate er forbundet til udgangen af denne gate, begynder indgangen til denne gate at trække lille strøm \ $ I_ {in} \ $ fra drivporten. Nu er spændingen opnået ved indgangen til modtagerporten er $$ V_ {in} = V_ {O} – I_ {in} R_O $$ Når N sådanne porte er forbundet, så $$ V_ {in} = V_ {O} – N \ gange I_ {in} R_O > V_ {IH} \ tag1 $$
For at detektere input som logisk “1” skal modtageren modtage en spænding større end \ $ V_ {IH } \ $. Men når N fortsætter med at øge \ $ V_ {in} \ $ falder, og for en værdi af N (større end fan_out af køreporten), vil \ $ V_ {in} \ $ falder under \ $ V_ {IH} \ $ for modtagerporten. Derefter bliver output “1” muligvis ikke registreret som “1” af modtageren.
Med andre ord findes der en port maksimumværdi af strøm, \ $ I_ {Omax} \ $, som den kan kilde (eller synke) sådan terminalspændingen falder inden for det tilladte område (støjmargen). En sådan port kan maksimalt køre N-porte, der hver tegner en strøm på \ $ I_ {in} = I_ {Omax} / N \ $. Forbindelse af flere porte kan få modtagerporte til at modtage falske logiske niveauer.
Svar
Ventilator ud er en meget vigtig faktor, fordi når belastningen overstiger blæseren ud, vil porten ikke være i stand til at drive lasten ved den angivne strøm. Dette uddrag fra wiki forklarer dette bedre,
En ideel logisk gate ville have uendelig indgangsimpedans og nul udgangsimpedans, så en gateudgang kan drive et hvilket som helst gate-indgange. Da virkelighedsfabrikationsteknologier udviser mindre end ideelle egenskaber, vil en grænse nås, hvor en gateudgang ikke kan drive mere strøm til efterfølgende gateindgange – forsøg på at gøre det får spændingen til at falde under det niveau, der er defineret for det logiske niveau på den ledning, der forårsager fejl.
Fan-out er simpelthen antallet af indgange, der kan tilsluttes en udgang, inden den strøm, der kræves af indgangene, overstiger den strøm, der kan leveres af udgangen, mens den stadig er opretholdelse af korrekte logiske niveauer.
http://en.wikipedia.org/wiki/Fan-out#Theory
Kommentarer
- Det ville være bedst, hvis du ikke ' ikke formidlede vrøvl fra wikipedia. En ideel logisk gate ville have uendelig inputimpedans og nul outputimpedans, men en reel logisk gate skal afvige fra denne idealitet. Hvad der ignoreres i ønsket om idealitet er, at enhedens eksistens skyldes de ikke-ideelle egenskaber, dvs. halvledere kan bruges på grund af termisk energi ikke på trods af. En enhed, der fungerer på denne måde skal ikke være ideel.
- Så hvad prøver du at sige? At vi ikke ' ikke skal tale om idealitet, fordi intet i verden er ideelt ..?
- @placeholder: Hvis du har et problem med Wikipedia, så tag det op med dem, ikke her.
- @RaghunathV: Don ' t glemme, at med CMOS-logik er belastningen primært kapacitiv. Fanout vedrører også at få det korrekte resultat inden for den angivne timing .
- @RaghunathV Nej, idealitet er meget nyttigt at tænke på, hvad kernefunktionaliteten er. En perfekt logikport kan ikke eksistere, wikipedia-artiklen er vrøvl, og jeg formoder, at du ' er i stand til at skrive noget bedre. " mindre end perfekte egenskaber. " er det, der gør det muligt for transistoren at eksistere og transistorer har allerede begrænset drevkapacitet, som i CMOS er et problem med timing . Bemærk nøje brugen af det ideelle og perfekte.